ՀՀ ԳԱԱ Զեկույցներ =Reports NAS RA

Թեստավորման արդյունավետ մոտեցում նանոչափական հիշող սարքերի համար

Հարությունյան, Գ. Է. (2017) Թեստավորման արդյունավետ մոտեցում նանոչափական հիշող սարքերի համար. ՀՀ ԳԱԱ Զեկույցներ, 117 (1). pp. 35-43. ISSN 0321-1339

[img]
Preview
PDF - Requires a PDF viewer such as GSview, Xpdf or Adobe Acrobat Reader
1598Kb

Abstract

Պատմականորեն մինչև վերջին ժամանակներն ինտեգրալ սխեմաների արագագործության բարելավումը հիմնականում կատարվում էր դրանց չափերի փոքրացման հաշվին: Սակայն արդի սխեմաների չափերի փոքրացման ընթացքը դարձել է շատ դժվար` պայմանավորված դրանց չափերի փոքրացման ֆիզիկական սահմանափակումներով: Այդ խնդիրը լուծելու համար արդի ինտեգրալ սխեմաներում անցում են կատարում դեպի եռաչափ տեխնոլոգիաներ: Ինչպես տրանզիստորները, այնպես էլ ինքնին ինտեգրալ սխեմաները սկսել են արտադրել եռաչափ կառուցվածքով: Այս աշխատանքում հետազոտվել են նշված եռաչափ տեխնոլոգիաներից բխող հիշող սարքերի անսարքությունները, և դրանց հայտնաբերման համար առաջարկվել է թեստավորման արդյունավետ մեթոդ: Исторически до последнего времени улучшение производительности интегральных схем в основном осуществлялось за счет уменьшения их размеров. В то же время современные процессы, связанные с уменьшением размеров современных схем, сильно усложнились в силу различных новых физических ограничений. Для решения этой задачи в современных интегральных схемах был произведен переход к трехмерной технологии – трехмерным структурам проектирования как транзисторов, так и интегральных схем. В настоящей статье исследованы и классифицированы неисправности запоминающих устойств, вытекающие из особенностей трехмерный технологии, и предложен эффективный метод обнаружения этих неисправностей. Historically till the latest times the performance improvement of integrated circuits was mainly done based on shrinking their size. But the shrinking process of modern integrated circuits became a difficult task due to limitations on physical properties of circuits. In modern integrated circuits 3D technologies are used for solving that problem. The transistors as well as integrated circuits are being produced using 3D structures. In this paper faults caused due to 3D technologies are investigated and a new test method is proposed for their detection.

Item Type:Article
Additional Information:Эффективный подход к тестированию нанометрических устройств памяти / Г. Э. Арутюнян. An Efficient Test Approach for Modern Nanoscale Memory Devices / G. E. Harutyunyan.
Uncontrolled Keywords:նանոչափական հիշող սարքեր, ֆիզիկական թերություն, անսարքություն, թեստային ալգորիթմ, ՖինՖԵՏ
Subjects:Q Science > QA Mathematics > QA76 Computer software
ID Code:6322
Deposited By:NAS Reports
Deposited On:26 Apr 2017 11:12
Last Modified:26 Apr 2017 11:12

Repository Staff Only: item control page